[服务项目]主题: PCB时钟线的处理—DIP生产 ... 发布者: DIP生产
05/30/2018
Visit:11 ,Today:1
PCB时钟线的处理—DIP生产
在PCB时钟电路区域只布与时钟电路有关的器件,避免布设其他电路,晶体附近或者下面不要布其他 信号线:SMT贴片加工公司指出,在时钟发生电路、晶体下使用地平面,若其他信号穿过该平面,违反了映像平面功能,如果 让信号穿越这个地平面的话,就会存在很小的地环路并影响地平面的连续性,这些地环路在高频时将会产生问题。
PCB时钟线的处理——DIP生产厂家来为大家娓娓道来:
一:建议先走时钟线“”
二:
频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1.5个。
三:
频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个
四:
长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个。
五:
如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路 电容,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续。PCBA打样厂家指出,旁路电容所在的电源层必须是 过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距至大不超过300MIL。过孔处的旁路电容
六:
所有时钟线原则上不可以穿岛。下面列举了穿岛的四种情形。
1.跨岛出现在电源岛与电源岛之间。此时时钟线在第四层的背面PCB走线,第三层(电源层) 有两个电源岛,且第四层的PCB走线必须跨过这两个岛。
2.跨岛出现在电源岛与地岛之间。此时时钟线在第四层的背面PCB走线,第三层(电源层)的 一个电源岛中间有一块地岛,且第四层的PCB走线必须跨过这两个岛。
3. 跨岛出现在地岛与地层之间。此时时钟线在第一层PCB走线,第二层(地层)的中间有一块 地岛,且第一层的PCB走线必须跨过地岛,相当于地线被中断。
4.时钟线下面没有铺铜。若条件限制实在做不到不穿岛,保证频率大于等于66M的时钟线不 穿岛,频率小于66M的时钟线若穿岛,必须加一个去耦电容形成幻像通路。在两个电源岛之间并靠近 跨岛的时钟线,放置一个0.1UF的电容。
七:
当面临两个过孔和一次穿岛的取舍时,选一次穿岛。
八:
时钟线要远离I/O一侧板边500MIL以上,并且不要和I/O线并行走,若实在做不到,时钟线与 I/O口线间距要大于50MIL。
九:
时钟线走在第四层时,时钟线的参考层(电源平面)应尽量为时钟供电的那个电源面上,以其 他电源面为参考的时钟越少越好,另外,频率大于等于66M的时钟线参考电源面必须为3.3V电源平面 ——OEM代加工厂家友情指出!
十:时钟线打线时线间距要大于25MIL。
十一:
时钟线打线时进去的线和出去的线应该尽量远。尽量避免类似图A和图C所示的打线方式, 采用类似图B和图D的打线方式,若时钟线需换层,避免采用图E的打线方式,采用图F的打线方式。
十二:
时钟线连接BGA等器件时,若时钟线换层,尽量避免采用图G的PCB走线形式,过孔不要在 BGA下面走,至好采用图H的PCB走线形式。
十三:
注意各个时钟信号,不要忽略任何一个时钟,包括AUDIO CODEC的AC_BITCLK,尤其注意的 是FS3-FS0,虽然说从名称上看不是时钟,但实际上跑的是时钟,要加以注意。
十四:
Clock Chip上拉下拉电阻尽量靠近Clock Chip。
我司服务:
OEM代加工 www.kswamt.com
www.kswamt.com
最后更新: 2018-05-30 10:53:02